@inproceedings{GebhartSchoppa, author = {Gebhart, Stefan and Schoppa, Iren{\"a}us}, title = {Synthese eines CRC-Number-Crunchers auf einem FPGA}, series = {54. MPC-Workshop, Hochschule Ulm, Juli 2015; Tagungsband zum Workshop der Multiprojekt-Chip-Gruppe Baden-W{\"u}rttemberg}, issn = {1868-9221}, pages = {61 -- 66}, abstract = {Das hier beschriebene und auf einem FPGA vom Typ Spartan-3A DSP realisierte System dient dazu, auf besonders effiziente Weise die H{\"a}ufigkeitsverteilung nicht erkannter fehlerhafter Nachrichten mit verschiedenen CRCPolynomen zu berechnen. Damit die Berechnung in m{\"o}glichst kurzer Zeit stattfindet, wurde das System aus 64 parallel arbeitenden Instanzen von CRC-Findern in mehrstufiger Fließbandorganisation aufgebaut. In der hier beschriebenen Ausbaustufe erreicht das System eine Gesamtleistung von 6,4 ·109 Operationen in der Sekunde.}, language = {de} }